Mode | Name | Size | |
---|---|---|---|
d--------- | fake_modules | 133 | logplain |
-rw-r--r-- | tb_csprng.v | 12174 | logplainblame |
-rw-r--r-- | tb_csprng_fifo.v | 13248 | logplainblame |
-rw-r--r-- | tb_mixer.v | 11189 | logplainblame |
-rw-r--r-- | tb_trng.v | 11533 | logplainblame |
index : core/rng/trng | ||
True Random Number Generator core implemented in Verilog | git repositories |
aboutsummaryrefslogtreecommitdiff |
Mode | Name | Size | |
---|---|---|---|
d--------- | fake_modules | 133 | logplain |
-rw-r--r-- | tb_csprng.v | 12174 | logplainblame |
-rw-r--r-- | tb_csprng_fifo.v | 13248 | logplainblame |
-rw-r--r-- | tb_mixer.v | 11189 | logplainblame |
-rw-r--r-- | tb_trng.v | 11533 | logplainblame |